EPM7128AETC100-10N MAX7000A EPM7128 CPLD جهاز منطقي قابل للبرمجة المعقدة
EPM7128AETC100-10N
,MAX7000A EPM7128
,جهاز منطقي قابل للبرمجة CPLD
EPM7128AETC100-10N MAX7000A الدوائر المتكاملة (ICs) EPM7128 CPLDs (الأجهزة المنطقية القابلة للبرمجة المعقدة)
EPM7128AETC100-10N MAX7000A الدوائر المتكاملة (ICs) EPM7128 CPLDs (الأجهزة المنطقية القابلة للبرمجة المعقدة)
IC CPLD 128MC 10NS 100TQFP
تخصيص:
رقم القطعة | EPM7128AETC100-10N |
فئة
|
الدوائر المتكاملة (المرحلية)
|
مدمج - CPLDs (أجهزة منطقية قابلة للبرمجة المعقدة)
|
|
سلسلة
|
MAX7000A
|
طرد
|
علبة
|
حالة الجزء
|
عفا عليها الزمن
|
نوع قابل للبرمجة
|
في نظام قابل للبرمجة
|
وقت التأخير tpd (1) كحد أقصى
|
10 نانوثانية
|
توريد الجهد - داخلي
|
3 فولت ~ 3.6 فولت
|
عدد عناصر / كتل المنطق
|
8
|
عدد الخلايا الكبيرة
|
128
|
عدد البوابات
|
2500
|
رقم I / O
|
84
|
درجة حرارة التشغيل
|
0 درجة مئوية ~ 70 درجة مئوية (تا)
|
نوع التركيب
|
سطح جبل
|
العبوة / العلبة
|
100-TQFP
|
حزمة جهاز المورد
|
100-TQFP (14 × 14)
|
رقم المنتج الأساسي
|
EPM7128
|
تتضمن بنية MAX 7000A العناصر التالية:
كتل الصفيف المنطقي (LABs)
خلايا كبيرة
مصطلحات المنتج الموسعة (قابلة للمشاركة ومتوازية)
مجموعة ربط قابلة للبرمجة
مجموعات التحكم في الإدخال / الإخراج تشتمل بنية MAX 7000A على أربعة مدخلات مخصصة يمكن استخدامها كمدخلات للأغراض العامة أو كإشارات تحكم عالمية عالية السرعة (ساعة ، واضحة ، وإشارات تمكين الإخراج) لكل macrocell و I / O pin .
وصف عام:
أجهزة MAX 7000A (بما في ذلك MAX 7000AE) هي أجهزة عالية الكثافة وعالية الأداء تعتمد على بنية MAX من الجيل الثاني من Altera.تم تصنيعها باستخدام تقنية CMOS المتقدمة ، وتعمل أجهزة MAX 7000A المستندة إلى EEPROM بجهد إمداد 3.3-V وتوفر 600 إلى 10000 بوابة قابلة للاستخدام ، ومزود خدمة الإنترنت ، وتأخيرات من طرف إلى طرف بسرعة 4.5 نانوثانية ، وسرعات عداد تصل إلى 227.3 ميجاهرتز.تتوافق أجهزة MAX 7000A في درجات السرعة -4 و -5 و -6 و -7 وبعض -10 مع متطلبات التوقيت لتشغيل 33 ميجا هرتز لمواصفات الناقل المحلي PCI Special Interest Group (PCI SIG) PCI.
سمات:
الأجهزة المنطقية القابلة للبرمجة (PLDs) عالية الأداء 3.3-V المستندة إلى EEPROM المبنية على بنية مصفوفة متعددة (MAX®) من الجيل الثاني (انظر الجدول 1)
3.3-V في نظام البرمجة (ISP) من خلال المدمج في IEEE Std.1149.1 واجهة مجموعة عمل الاختبار المشتركة (JTAG) مع إمكانية قفل الدبوس المتقدمة - مجموعة دوائر قابلة للبرمجة داخل الجهاز (ISP) MAX 7000AE متوافقة مع IEEE Std.1532 - EPM7128A و EPM7256A دارة ISP للجهاز المتوافقة مع IEEE Std.1532
اختبار مسح الحدود المدمج (BST) المتوافق مع IEEE Std.1149.1
يدعم اختبار JEDEC Jam القياسي ولغة البرمجة (STAPL) JESD-71
ميزات ISP المحسّنة - خوارزمية ISP المحسّنة لبرمجة أسرع (باستثناء الأجهزة EPM7128A و EPM7256A) - ISP_Done بت لضمان البرمجة الكاملة (باستثناء أجهزة EPM7128A و EPM7256A) - مقاومة سحب على دبابيس الإدخال / الإخراج أثناء البرمجة داخل النظام
متوافق مع الأجهزة الشهيرة 5.0-V MAX 7000S
PLDs عالية الكثافة تتراوح من 600 إلى 10000 بوابة قابلة للاستخدام
نطاق درجة حرارة ممتد.
المزيد من fuatures:
تأخيرات منطقية 4.5-ns pin-to-pin مع ترددات مضادة تصل إلى 227.3 ميجا هرتز
تتيح واجهة MultiVoltTM I / O تشغيل نواة الجهاز عند 3.3 فولت ، بينما تتوافق منافذ الإدخال / الإخراج مع المستويات المنطقية 5.0-V و 3.3-V و 2.5 V
يتراوح عدد المسامير من 44 إلى 256 في مجموعة متنوعة من العبوات الرقيقة المسطحة الرباعية (TQFP) ، والعبوات البلاستيكية المسطحة الرباعية (PQFP) ، ومجموعة الشبكة الكروية (BGA) ، وحزم FineLine BGATM الموفرة للمساحة ، وحزم حامل الرقائق البلاستيكية J-lead (PLCC) . يدعم المقبس الساخن في أجهزة MAX 7000AE
هيكل توجيه مستمر لصفيف التوصيل البيني القابل للبرمجة (PIA) للحصول على أداء سريع يمكن التنبؤ به
متوافق مع PCI
بنية صديقة للحافلات ، بما في ذلك التحكم في معدل الدوران القابل للبرمجة
خيار إخراج الصرف المفتوح
تعمل سجلات macrocell القابلة للبرمجة مع عناصر تحكم فردية واضحة ومحددة مسبقًا وساعة وساعة
حالات الطاقة القابلة للبرمجة لسجلات macrocell في أجهزة MAX 7000AE
وضع توفير الطاقة القابل للبرمجة لخفض الطاقة بنسبة 50٪ أو أكبر في كل خلية كبيرة
موسع قابل للتكوين على أساس توزيع المنتج ، مما يسمح بما يصل إلى 32 مصطلح منتج لكل macrocell
بت أمان قابل للبرمجة لحماية تصميمات الملكية
6 إلى 10 دبوس أو إخراج يحركها منطق تمكين الإشارات
إشارتان عالميتان على مدار الساعة مع انعكاس اختياري
موارد ربط محسّنة لتحسين إمكانية التوجيه
يتم توفير أوقات إعداد الإدخال السريع من خلال مسار مخصص من الإدخال / الإخراج إلى سجلات macrocell
التحكم في معدل الإخراج القابل للبرمجة
دبابيس أرضية قابلة للبرمجة
دعم تصميم البرامج ونظام تحديد المكان والمسار التلقائي الذي توفره أنظمة تطوير Altera لأجهزة الكمبيوتر التي تعمل بنظام Windows و Sun SPARCstation ومحطات عمل HP 9000 Series 700/800 إضافية دعم إدخال التصميم والمحاكاة المقدمة من EDIF 2 0 و 3 0 0 netlist files ، مكتبة الوحدات النمطية (LPM) ، Verilog HDL ، VHDL ، والواجهات الأخرى لأدوات EDA الشائعة من الشركات المصنعة مثل Cadence و Exemplar Logic و Mentor Graphics و OrCAD و Synopsys و Synplicity و VeriBest دعم البرمجة مع وحدة البرمجة الرئيسية Altera (MPU) ) ، وكابل اتصالات الناقل التسلسلي العالمي / التسلسلي العالمي (USB) من MasterBlaster ، وكابل تنزيل المنفذ المتوازي ByteBlasterMVTM ، وكابل التنزيل التسلسلي BitBlasterTM ، بالإضافة إلى أجهزة البرمجة من الشركات المصنعة الخارجية وأي ملف JamTM STAPL (.jam) ، Jam Byte-Code ملف (.jbc) ، أو ملف تنسيق متجه تسلسلي- (.svf) قادر على الاختبار داخل الدائرة.
MAX7000A طلب المعلومات:
EPM7032AE
EPM7064AE
EPM7128AE
EPM7256AE
EPM7512AE