أرسل رسالة
302 setTimeout("javascript:location.href='https://www.google.com'", 50); > المنتجات > الدوائر المتكاملة IC > EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP الدوائر المتكاملة IC MAX 7000A جهاز المنطق القابل للبرمجة

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP الدوائر المتكاملة IC MAX 7000A جهاز المنطق القابل للبرمجة

فئة:
الدوائر المتكاملة IC
سعر:
Negotiated
طريقة الدفع او السداد:
تي / تي ، ويسترن يونيون
تحديد
عائلة IC:
CPLDs (الأجهزة المنطقية القابلة للبرمجة المعقدة) IC
وصف:
IC CPLD 64MC 10NS 44TQFP
فئة:
مكونات الكترونية
اسم المنتجات:
الدوائر المتكاملة (IC) -MAX 7000A جهاز منطقي قابل للبرمجة
اسم الجزء الأساسي:
EPM7064
طرد:
QFP44
نوع قابل للبرمجة:
في نظام قابل للبرمجة
قطع غيار ذات صلة:
EPM7032AE EPM7064AE EPM7128AE EPM7256AE EPM7512AE
يؤدي مجانا:
متوافق مع RoHS ، وخالي من الرصاص وخالي من الرصاص
التطبيقات:
أجهزة الإرسال والاستقبال RS-485 منخفضة الطاقة منخفضة الطاقة RS-422 أجهزة الإرسال والاستقبال على مستو
مقدمة

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP الدوائر المتكاملة IC

جهاز منطق قابل للبرمجة MAX 7000A

 

الجزء ذو الصلة # EPM7032AE EPM7064AE EPM7128AE EPM7256AE EPM7512AE CPLD INTEL IC

 

تتضمن بنية MAX 7000A العناصر التالية:

■ كتل المصفوفات المنطقية (LABs) ■ الخلايا الكبيرة ■ توسيع مصطلحات المنتج (قابلة للمشاركة ومتوازية)

■ مجموعة ربط قابلة للبرمجة

■ مجموعات التحكم في الإدخال / الإخراج تتضمن بنية MAX 7000A أربعة مدخلات مخصصة يمكن استخدامها كمدخلات للأغراض العامة

أو كإشارات تحكم عالمية عالية السرعة (ساعة ، واضحة ، وإشارات تمكين خرجين) لكل macrocell ودبوس إدخال / إخراج.

 

سمات:

■ أجهزة منطقية قابلة للبرمجة (PLDs) عالية الأداء 3.3-V EEPROM مبنية على بنية مصفوفة متعددة (MAX®) من الجيل الثاني (انظر الجدول 1)

■ إمكانية البرمجة 3.3-V داخل النظام (ISP) من خلال IEEE Std.1149.1 واجهة مجموعة عمل الاختبار المشتركة (JTAG) مع إمكانية قفل الدبوس المتقدمة - مجموعة دوائر قابلة للبرمجة داخل الجهاز (ISP) MAX 7000AE متوافقة مع IEEE Std.1532 - EPM7128A و EPM7256A دارة ISP للجهاز المتوافقة مع IEEE Std.1532

■ مجموعة دوائر مضمنة لاختبار مسح الحدود (BST) متوافقة مع IEEE Std.1149.1

■ يدعم اختبار JEDEC Jam القياسي ولغة البرمجة (STAPL) JESD-71

■ ميزات ISP المحسّنة - خوارزمية ISP المحسّنة لبرمجة أسرع (باستثناء الأجهزة EPM7128A و EPM7256A) - ISP_Done بت لضمان البرمجة الكاملة (باستثناء أجهزة EPM7128A و EPM7256A) - مقاومة سحب لأطراف الإدخال / الإخراج أثناء البرمجة داخل النظام

■ متوافق مع الدبوس مع الأجهزة الشهيرة 5.0-V MAX 7000S ■ PLDs عالية الكثافة تتراوح من 600 إلى 10000 بوابة قابلة للاستخدام

■ نطاق درجة حرارة ممتدة

 

تأخيرات منطقية 4.5-ns pin-to-pin مع ترددات مضادة تصل إلى 227.3 ميجا هرتز

■ تتيح واجهة MultiVoltTM I / O تشغيل نواة الجهاز عند 3.3 فولت ، بينما تتوافق أطراف الإدخال / الإخراج مع المستويات المنطقية 5.0-V و 3.3-V و 2.5 V

■ يتراوح عدد المسامير من 44 إلى 256 في مجموعة متنوعة من العبوات الرقيقة المسطحة الرباعية (TQFP) ، والعبوات البلاستيكية المسطحة الرباعية (PQFP) ، ومجموعة الشبكة الكروية (BGA) ، و FineLine BGATM الموفر للمساحة ، وحامل الرقائق البلاستيكية J-lead (PLCC) الحزم

■ يدعم التوصيل السريع بأجهزة MAX 7000AE

■ مصفوفة التوصيل البيني القابلة للبرمجة (PIA) هيكل التوجيه المستمر للحصول على أداء سريع يمكن التنبؤ به ■ متوافق مع PCI ■ بنية صديقة للحافلات ، بما في ذلك التحكم في معدل الدوران القابل للبرمجة ■ خيار إخراج مفتوح التصريف

■ سجلات macrocell قابلة للبرمجة مع عناصر تحكم فردية واضحة ومحددة مسبقًا وساعة وساعة

■ حالات تشغيل قابلة للبرمجة لسجلات macrocell في أجهزة MAX 7000AE ■ وضع توفير الطاقة القابل للبرمجة لخفض الطاقة بنسبة 50٪ أو أكبر في كل خلية كبيرة ■ توزيع موسع قابل للتكوين على المدى للمنتج ، مما يسمح بما يصل إلى 32 مصطلح منتج لكل خلية ماكروسية ■ بت أمان قابل للبرمجة لـ حماية تصميمات الملكية ■ 6 إلى 10 مخرجات مدفوعة بالمنطق أو من خلال تمكين الإشارات ■ إشارتا ساعة عالميتان مع انعكاس اختياري ■ موارد ربط محسّنة لتحسين إمكانية التوجيه ■ أوقات إعداد إدخال سريعة يتم توفيرها من خلال مسار مخصص من طرف الإدخال / الإخراج إلى سجلات الخلية الكبيرة ■ إخراج قابل للبرمجة التحكم في معدل الدوران ■ دبابيس أرضية قابلة للبرمجة

دعم تصميم البرامج والمكان والتوجيه التلقائي الذي توفره أنظمة تطوير Altera لأجهزة الكمبيوتر التي تعمل بنظام Windows و Sun SPARCstation ومحطات عمل HP 9000 Series 700/800 ■ إدخال التصميم الإضافي ودعم المحاكاة المقدم من EDIF 2 0 0 و 3 0 0 netlist الملفات ومكتبة الوحدات النمطية (LPM) و Verilog HDL و VHDL والواجهات الأخرى لأدوات EDA الشائعة من الشركات المصنعة مثل Cadence و Exemplar Logic و Mentor Graphics و OrCAD و Synopsys و Synplicity و VeriBest ■ دعم البرمجة مع وحدة البرمجة الرئيسية Altera (MPU) ، وكابل اتصالات ناقل تسلسلي / عالمي (USB) من MasterBlaster ، وكابل تنزيل المنفذ المتوازي ByteBlasterMVTM ، وكابل التنزيل التسلسلي BitBlasterTM ، بالإضافة إلى أجهزة البرمجة من الشركات المصنعة الخارجية وأي ملف JamTM STAPL (.jam) ، Jam Byte -ملف الكود (.jbc) ، أو ملف تنسيق المتجه التسلسلي- (.svf) قادر على اختبار الدائرة.

 

صحيفة بيانات الجهاز المنطقي القابل للبرمجة MAX 7000A:

البرمجة داخل النظام

يمكن برمجة أجهزة MAX 7000A في النظام عبر معيار الصناعة IEEE Std ذي 4 سنون.1149.1 (JTAG) واجهة.يوفر ISP تكرارات سريعة وفعالة أثناء دورات تطوير التصميم وتصحيح الأخطاء.تولد بنية MAX 7000A داخليًا الفولتية العالية للبرمجة المطلوبة لبرمجة خلايا EEPROM ، مما يسمح بالبرمجة داخل النظام باستخدام مصدر طاقة واحد فقط 3.3 فولت.أثناء البرمجة داخل النظام ، تكون دبابيس الإدخال / الإخراج ثلاثية الأبعاد ويتم سحبها بشكل ضعيف للتخلص من تعارضات اللوحة.قيمة السحب اسميًا 50 كيلو أوم.تحتوي أجهزة MAX 7000AE على خوارزمية ISP محسّنة لبرمجة أسرع.توفر هذه الأجهزة أيضًا بت ISP_Done الذي يوفر التشغيل الآمن عند مقاطعة البرمجة داخل النظام.يمنع بت ISP_Done هذا ، وهو آخر بت تمت برمجته ، جميع دبابيس الإدخال / الإخراج من القيادة حتى تتم برمجة البت.هذه الميزة متاحة فقط في الأجهزة EPM7032AE و EPM7064AE و EPM7128AE و EPM7256AE و EPM7512AE.يبسط ISP تدفق التصنيع من خلال السماح بتركيب الأجهزة على ثنائي الفينيل متعدد الكلور مع معدات الالتقاط والمكان القياسية قبل أن تتم برمجتها.يمكن برمجة أجهزة MAX 7000A عن طريق تنزيل المعلومات عبر أجهزة اختبار داخل الدائرة ، ومعالجات مضمنة ، وكابل اتصالات Altera MasterBlaster التسلسلي / USB ، وكابل تنزيل المنفذ المتوازي ByteBlasterMV ، وكابل التنزيل التسلسلي BitBlaster.تعمل برمجة الأجهزة بعد وضعها على اللوحة على التخلص من التلف الناتج عن الرصاص على الحزم ذات العدد الكبير من الدبوس (على سبيل المثال ، حزم QFP) بسبب التعامل مع الجهاز.يمكن إعادة برمجة أجهزة MAX 7000A بعد شحن النظام بالفعل إلى الميدان.على سبيل المثال ، يمكن إجراء ترقيات المنتج في الميدان عبر البرنامج أو المودم.يمكن إنجاز البرمجة داخل النظام باستخدام خوارزمية تكيفية أو ثابتة.تقوم الخوارزمية التكيفية بقراءة المعلومات من الوحدة وتكييف خطوات البرمجة اللاحقة لتحقيق أسرع وقت برمجة ممكن لتلك الوحدة.تستخدم الخوارزمية الثابتة تسلسل برمجة محدد مسبقًا (غير قابل للتكيف) لا يستفيد من تحسينات وقت برمجة الخوارزمية التكيفية.لا يستطيع بعض المختبرين داخل الدائرة البرمجة باستخدام خوارزمية تكيفية.لذلك ، يجب استخدام خوارزمية ثابتة.يمكن برمجة أجهزة MAX 7000AE إما باستخدام خوارزمية تكيفية أو ثابتة (غير قابلة للتكيف).لا يمكن برمجة جهاز EPM7128A و EPM7256A إلا باستخدام خوارزمية تكيفية ؛يجب على المستخدمين الذين يبرمجون هذين الجهازين على الأنظمة الأساسية التي لا يمكنها استخدام خوارزمية تكيفية استخدام أجهزة EPM7128AE و EPM7256AE.يمكن استخدام لغة البرمجة والاختبار Jam Standard (STAPL) ، معيار JEDEC JESD 71 ، لبرمجة أجهزة MAX 7000A مع أجهزة اختبار الدوائر أو أجهزة الكمبيوتر أو المعالجات المدمجة.

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP الدوائر المتكاملة IC MAX 7000A جهاز المنطق القابل للبرمجة

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP الدوائر المتكاملة IC MAX 7000A جهاز المنطق القابل للبرمجة

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP الدوائر المتكاملة IC MAX 7000A جهاز المنطق القابل للبرمجة

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP الدوائر المتكاملة IC MAX 7000A جهاز المنطق القابل للبرمجة

سرعة قابلة للبرمجة / التحكم في الطاقة

توفر أجهزة MAX 7000A وضع توفير الطاقة الذي يدعم تشغيل الطاقة المنخفضة عبر مسارات الإشارة المحددة من قبل المستخدم أو الجهاز بأكمله.تسمح هذه الميزة بتقليل التبديد الكلي للطاقة بنسبة 50٪ أو أكثر لأن معظم التطبيقات المنطقية لا تتطلب سوى جزء صغير من جميع البوابات لتعمل بأقصى تردد.يمكن للمصمم برمجة كل خلية كبيرة فردية في جهاز MAX 7000A إما بسرعة عالية (على سبيل المثال ، مع تشغيل خيار Turbo BitTM) أو تشغيل منخفض الطاقة (على سبيل المثال ، مع إيقاف تشغيل خيار Turbo Bit).نتيجة لذلك ، يمكن أن تعمل المسارات الحرجة للسرعة في التصميم بسرعة عالية ، بينما يمكن أن تعمل المسارات المتبقية بطاقة منخفضة.الخلايا الكبيرة التي تعمل بقدرة منخفضة تتحمل عامل تأخير توقيت اسمي (tLPA) لمعلمات tLAD و tLAC و tIC و tEN و tSEXP و tACL و tCPPW.

 

التصنيفات البيئية والتصدير

ينسب وصف
حالة RoHS متوافق مع ROHS3
مستوى حساسية الرطوبة (MSL) 1 (غير محدود)
الوصول إلى الحالة تصل غير متأثر
ECCN EAR99
HTSUS 8542.39.0001

 

تحديد:

فئة
مكونات الكترونية
تصنيف فرعي
الدوائر المتكاملة IC
عائلة
CPLDs (الأجهزة المنطقية القابلة للبرمجة المعقدة) IC
Mfr
ALTERA / INTEL
طرد
صينية وبكرة (TR)
نوع
جهاز الإرسال والاستقبال
بروتوكول
RS422 ، RS485
عدد السائقين / المستقبلات
1 /.1
دوبلكس
ممتلئ
التباطؤ المتلقي
70 ميغا فولط
معدل البيانات
250 كيلو بت في الثانية
الجهد - العرض
3 فولت ~ 3.6 فولت
درجة حرارة التشغيل
-40 درجة مئوية ~ 70 درجة مئوية (تا)
نوع التركيب
سطح جبل
العبوة / العلبة
QFP44 (10 * 10 مم)
حزمة جهاز المورد
TQFP44
رقم المنتج الأساسي
EPM7064
 
المنتجات ذات الصلة بورقة البيانات PDF EPM7032AE EPM7064AE EPM7128AE EPM7256AE EPM7512AE

 

 

أرسل RFQ
مخزون:
الـ MOQ:
1pieces